发表(biǎo)时间: 2021-07-28 15:15:48
作(zuò)者(zhě): 成(chéng)都kaiyun开云官方在线入口和朗锐芯科(kē)技发展(zhǎn)有限公司
浏览:
全球(qiú)半导体市(shì)场格局(jú)已(yǐ)成三足鼎立之势,ASIC (Application Specific Integrated Circuits,专用集成电(diàn)路)、ASSP(ApplicaTIon Specific Standard Parts,特殊应用标准(zhǔn)产品)、FPGA(Field Programmable Gate Array,现场可编程门阵列)三(sān)分天(tiān)下。
相较于ASIC和(hé)ASSP巨(jù)大的市场(chǎng)容量而言,FPGA还只是一个小众市场。但是市场统计研究数(shù)据表明,FPGA已经逐步(bù)侵蚀ASIC和ASSP的传统市(shì)场,并处于快速增长(zhǎng)阶(jiē)段(duàn)。
现(xiàn)阶段FPGA的(de)应用(yòng)不断扩展,从汽车(chē)、广(guǎng)播、计算机和存(cún)储、消费类、工业、医疗、军事、测试(shì)测量、无线和固网,应用领域正向各行各(gè)业渗透。
根据器件发展历程以及市场应用需求发展(zhǎn)趋势,FPGA今后仍然(rán)主要朝以(yǐ)下几大方向发展:
第一(yī),高密度、高速度、宽频(pín)带、高保密;
第(dì)二,低电压、低功耗;
第三,低成本、低价格;
第四(sì),IP核复用、系(xì)统(tǒng)集成;
第五,动态可重构及单片集群。
FPGA设计中时钟信号的设(shè)计与处理是保证系统稳定工作的(de)重要组成部分,随(suí)着(zhe)FPGA器件规模的不(bú)断增大,集成度不断提高,多时钟域管理(lǐ)、时钟延(yán)迟、时钟信号完整(zhěng)性和相位偏移等已成为影响FPGA设计的(de)关键因素(sù)
这些发展方(fāng)向并不相互排(pái)斥(chì),成(chéng)都kaiyun开云官方在线入口和朗锐芯科技(jì)已经结合几种发展(zhǎn)方向(xiàng)上(shàng)的特点,形成功能性能更强大的产品。